Toshiba kehittää jo 5-bittistä solua kohti (plc) flash-ssd-tekniikkaa
Sisällysluettelo:
Toshiba on jo alkanut suunnitella tulevia BiCS Flash-sukupolvia. Jokainen uusi sukupolvi tulee samaan aikaan PCIe-standardin uusien sukupolvien kanssa, alkaen BiCS 5: stä, joka julkaistaan pian yhdenmukaisesti PCIe 4.0: n kanssa, mutta yritys ei ole toimittanut tarkkaa aikataulua. BiCS5: n kaistanleveys on suurempi, 1 200 MT / s, kun taas BiCS6 saavuttaa 1 600 MT / s, ja BiCS7: n odotetaan nousevan 2 000 MT / s.
Toshiba kehittää jo 5-bittistä solua (PLC) Flash SSD -tekniikkaa
Yhtiö on myös alkanut tutkia Penta-tason solujen (PLC) NAND- salaustekniikkaa ja todennut viiden bittistä solua kohti-NAND-tekniikan suorituskyvyn muuttamalla sen nykyistä NAND QLC -tekniikkaa. Uusi salama tarjoaa enemmän tiheyttä kyvyllä tallentaa viisi bittiä solua kohden vain neljän sijasta, joka on läsnä nykyisessä QLC: ssä. Mutta tämän tekemiseksi solun on kyettävä tallentamaan 32 erilaista jännitetasoa, ja SSD-ohjainten on luettava ne tarkasti. Uudet tekniikat ovat suuri haaste, koska metrijärjestelmässä on niin paljon jännitetasoja, että niitä voidaan lukea ja kirjoittaa. Tiukempien kynnysarvojen hallitsemiseksi yrityksen oli kehitettävä joitain lisäprosesseja, joita voitaisiin mukauttaa nykyiseen TLC: hen ja QLC: hen suorituskyvyn parantamiseksi.
QLC on jo melko hidas ja sen vastuskyky on pienempi kuin muun tyyppisillä salamoilla. PLC: llä on vielä vähemmän vastustusta ja hitaampi suorituskyky. Uusien NVMe- protokollan ominaisuuksien, kuten Zoned Namespaces (ZNS), pitäisi kuitenkin auttaa lieventämään joitain ongelmista. ZNS yksin pyrkii vähentämään kirjoitusvahvistusta, vähentämään median ylikuormituksen tarvetta ja sisäisten ohjaimien DRAM-muistien käyttöä ja tietysti parantamaan suorituskykyä ja viivettä.
Käy markkinoiden parhaiden SSD-asemien oppaassa
Yhtiö on kehittänyt uuden prosessin, joka lisää matriisien tiheyttä seuraavissa BiCS FLASH-sukupolvissa kaikissa muodoissaan. Pohjimmiltaan se jakaa muistisolun puoliksi laajentaakseen sitä pitäen samalla normaalin 3D-salamaprosessin. Toshiba ei ole varma, että tämä lähestymistapa on tällä hetkellä täysin toteutettavissa.
Tallennus solid-state-asemilla näyttää jatkuvasti kehittyvän, suurempien, nopeampien ja edullisempien asemien kanssa.
Toshiba kehittää ensimmäisen 4-bittisen nand qlc-muistin solua kohti
Toshiba ilmoitti tänään uudesta NAND QLC -muistiteknologiastaan, jonka tallennustiheys on suurempi kuin TLC: n tarjoama.
Micron valmistaa 8-bittisiä nand olc-muistoja solua kohti vuonna 2019
Micron työskentelee jo seuraavan sukupolven NAND Flash OLC -muistilla, joka tarjoaa 8 NAND-tasoa korkeammalle datatiheydelle. Micron on sisään
Western digital kehittää flash-muistia kilpaillakseen optaanin kanssa
Western Digitalin uuden muistin on tarkoitus sopia jonnekin 3D NANDin ja tavanomaisen DRAMin välille